Av teknologiElektronikk

T flip-flop. Prinsippet for operasjonen, den funksjonelle kretsen

Utløse - en enkel enhet er en digital maskin. Den har to tilstander av stabilitet. Ett av disse forholdene er tildelt en verdi "1" og den andre "0". Enhetsstatus, og verdien av den binære informasjonen som er lagret deri, blir utgangssignalene bestemt: Direkte og invertert. I det tilfelle hvor det direkte utgangspotensialet er etablert, noe som tilsvarer en logisk en, da tilstanden til flip-flop kalt enheten (potensialet på den inverterte utgangen tilsvarer en logisk null). Hvis den direkte utgang er ikke potensial, da triggerbetingelsen kalles null.

Triggers, klassifiseres av følgende funksjoner:

1. Ved hjelp av metoden til opptaksinformasjon (synkron og asynkron).

2. Ved hjelp av kontrollinformasjon (statistikk, dynamisk, enkelttrinns, flertrinns).

3. Som realisering av de logiske forbindelser (JK-flip-flop, RS-trigger T-vippe, D-flip-flop og andre typer).

De viktigste parameterne for alle typer utløsere er: maksimal varighet av inngangssignalet, forsinkelsestiden som kreves for omkopling av flip-flop, og tillater drift tid.

I denne artikkelen, la oss snakke om denne type enhet, hvordan - T flip-flop. Slike triggere har bare ett inngangsinformasjon (T), som kalles telleinngangen. Det endrer sin isostoyanie etter innleggelse på count (T) inngangen på hvert styresignal.

I henhold til overgangstabellen, er loven om drift av slike flip-flops er beskrevet ved den karakteristiske ligning: Q (t + 1) = TtQ't V T'tQt. Fra ligning følger at ved anvendelse for inngang (T) er en logisk null, T flip-flop vil beholde sin status som pulsutgang enhet reverseres.

Q t T t Q (t + 1)
0 0 0
0 1 1
1 0 1
1 1 0

Tabellen viser at T-flip-flop utfører tilsetn drift, og dette resulterte i tittelen på denne trigger telling, sin informasjon (T) inngang-telleinngang. Det signal-nivået ved inntaket av låsen kommer dobbelt så ofte enn ved dens utgang (Q). Følgelig er den T-flip-flop benyttes som en frekvensdeler.

T-trigger asynkron type kan konstrueres basert på to-trinns RS flip-flop med flere tilkoblinger, nemlig: triggerutgangen (Q) må være forbundet med inngangen (R), og en utgang (Q ') med en inngang (S). Datainngang (T) vil være synkron inngang (C).

Bildet viser en T-flip-flop. Skjema funksjonell.

I den innledende tilstand, er informasjonen i inngangs flip-flop (R og S) mates logisk null-nivå, når den brukes til telleren (T) inngangen av den logiske null ville oppstå en permanent kopi tilstand av den første flip-flop en annen flipflop, fordi OG-NO element vil frembringe et logisk ett-nivå på inngang i den andre flip-flop. Dersom T-flip-flop er i en tilstand av enhet, da inngangene (R og S) vil bli levert til nivåer av null og en respektivt. På inngang til telleinngangen på et første signal som tilsvarer logisk en, blir skrevet inn i den første flipp-flopp logiske enhet. Tilstanden til den andre vippen endres ikke, fordi nivået av null fra utgangen fra NAND-porten ikke er blokkert av hans tilstand. Etter fjerning av tellepulsinngang (T) blir satt til null, og den andre utløse brytere til logisk en.

På bildet T-synkron trigger. Skjema funksjonell.

Synkron T-flipflops blir brukt når det er nødvendig for å representere en sekvens av logiske én potensiell ved T flip-flop-inngang.

Similar articles

 

 

 

 

Trending Now

 

 

 

 

Newest

Copyright © 2018 no.atomiyme.com. Theme powered by WordPress.